之前已經(jīng)宣布放棄7納米及其以下先進(jìn)制程研發(fā),并將(jiāng)專注在成(chéng)熟制程定制化進(jìn)展的格芯(GLOBALFOUNDRIES),日前在其全球技術會議上宣布推出了12LP+制程,主要將(jiāng)針對(duì)人工智能(néng)培訓和推理應用領域。

格芯強調,相較于上一代的12LP制程,12LP+提供了20%的性能(néng)提升,或40%的功耗降低,而且能(néng)夠將(jiāng)邏輯芯片的面(miàn)積減少15%。而且,12LP+制程的一個關鍵特性,是擁有一個高速、低功耗的0.5V SRAM存儲單元,它能(néng)夠支持處理器和存儲器之間快速且節能(néng)的數據傳輸,這(zhè)是套别針對(duì)計算和有線基礎設施市場對(duì)人工智能(néng)應用的重要需求。

另外,格芯還(hái)表示,12LP+制程可提供人工智能(néng)應用和設計/技術聯合開(kāi)發(fā)(DTCO)服務的設計參考包,這(zhè)兩(liǎng)個服務都(dōu)能(néng)讓客戶從整體的角度來審視人工智能(néng)電路設計,以便降低能(néng)耗和成(chéng)本。除此之外,12LP+還(hái)擁有新的矽中介層可用于2.5D封裝,這(zhè)也將(jiāng)有助于將(jiāng)高寬頻存儲器與處理器整合,以達成(chéng)快速、節能(néng)的資料處理效能(néng)。

而針對(duì)12LP+的解決方案用到了ARM爲格芯開(kāi)發(fā)的Artisan物理IP,以及用于人工智能(néng)應用的POP IP。這(zhè)兩(liǎng)種(zhǒng)解決方案也將(jiāng)應用于格芯的第一代12LP制程平台上。

對(duì)此,ARM物理設計部門總經(jīng)理兼研究員Gus Yeung表示,人工智能(néng)、汽車、以及高端消費型移動産品隻是爲滿足高性能(néng)SoC迫切需求而不斷增長(cháng)的應用中的一小部分。在其更加廣泛使用的ARM Artisan物理IP和先進(jìn)的處理器設計的支持下,格芯的12LP+制程將(jiāng)幫助設計師們更快速和高效的設計出相應産品。

格芯數位技術解決方案副總裁Michael Mendicino則是指出,12LP+制程的推出是格芯爲客戶提供差異化解決方案戰略的結果。與其他解決方案相比,格芯能(néng)夠在不中斷工作流程的情況下擴展設計規模,這(zhè)具有非常高的成(chéng)本效益。

例如,作爲一種(zhǒng)先進(jìn)的12納米制程技術,格芯的12LP+制程解決方案已經(jīng)爲客戶提供他們希望從7納米制程中獲得的大部分性能(néng)和功率,但是卻隻要花費平均隻有一半左右的成(chéng)本,這(zhè)帶來了顯着的成(chéng)本下降。此外,由于12納米節點的運行時間更長(cháng),也更爲成(chéng)熟,客戶將(jiāng)能(néng)夠快速流片,來充分把握人工智能(néng)技術日益增長(cháng)的需求。

格芯方面(miàn)透露,12LP+PDK現已可用,公司目前正與幾個客戶合作。預計將(jiāng)于2020年下半年流片,2021年在位于紐約馬爾他的Fab 8量産。